欧美精品久久久久_人人妻人人摸_秋霞视频在线观看_久久无码一区_黄色av一级在线观看_国产免费一级黄色视频_日韩欧美自拍高清一区_中文字幕日韩人妻在线_亚洲真人在线_国产中文字幕无码_国产91久久精品一区二区三区_国产成人一级三级在线视频_a天堂资源在线观看_国产激情久久影院老熟女_国产精品视频午夜精品视频播放

歡迎光臨北京海富達科技有限公司網站!
全國服務咨詢熱線:

18910282270

產品展示 / products 您的位置:網站首頁 > 產品展示 > 環境類儀器 > > VV511-M79496計算機組成原理實驗箱儀 型號:庫號:M79496
計算機組成原理實驗箱儀 型號:庫號:M79496

計算機組成原理實驗箱儀 型號:庫號:M79496

簡要描述:計算機組成原理實驗箱儀 型號:庫號:M79496
VV511-M79496自設計計算機結構開發實驗平臺

產品型號: VV511-M79496

所屬分類:儀

更新時間:2025-02-13

廠商性質:生產廠家

詳情介紹

計算機組成原理實驗箱儀 型號:庫號:M79496計算機組成原理實驗箱儀 型號:庫號:M79496

一、實驗平臺架構與特點
1、基于FPGA/CPLD的模塊架構,結構支持USB的GPIF
GAO速傳送,組成如下:
1)USB設備開發與接口模塊:包含USB器件CY7C68013(含8051內核)、串行EEPROM 24LC01B 、SRAM HY62WT081E、EPM3064ATC100、數據總線開關 SN74CB3Q3245、鎖存器 74VHC373、方口USB接口。
2)平臺接口控制用CPLD模塊:包含EPM3512AQC208主芯片、備頻器DS1080L、JTAG下載接口等。
3)CPU或IP Core用FPGA模塊:包含器件EP1C12Q240C8、配置芯片EPCS4、JTAG下載接口等。
4)主存模塊4MB SRAM,由8片512K SRAM 62V8400A 組成,1MB Flash放BIOS或TOS,由AM29LA800BT組成。
5)外圍接口開發用CPLD模塊:含EPM1270T144C4和JTAG下載接口等。
6)CPU-BUS擴張模塊:含USB雙向差分器MAX3346E、SRAM HY62WT081E
7)以太網接口模塊:含6PT8515、差分驅動器DS90LV011AH和差分接收器DS90LV012AH。
8)串行通信接口:含MAX232電平轉換器和RS232-9接口。
9)GPIF接口:含SRAM HY62WT081E和IDC-40接口。
10)自設計CPU外部接口:含TFT-LCD顯示接口、IDE硬盤接口、LAN接口等。
2、結構靈活,便于擴充,適宜各種不同結構CPU和目標設計
1)基于FPGA/CPLD的本身使其結構靈活
2)用作CPU/IP Core的FPGA(30萬門)和外圍接口的CPLD使用背板轉插,方便換和維護。
3)作CPU的FPGA設計了相當的備份信號并留有較多引腳連接。提供頂層調用目標的詳盡描述模板和引腳配置文件。
4)接口控制用CPLD(萬門)模塊邏輯描述開放,增改方便、說明詳盡。
3、控制簡單,操作方便,智-能化的控制和檢測功能
1)帶有上位主機的本系統調試debug(WIN2K/XP)軟件,對CPU及其組成的實驗計算機,具有啟、停,程序加載與校驗。
2)在單步、單指、斷點運行時,在CPU的跟蹤回收邏輯配合下,debug將自-動跟蹤回收顯示CPU內部寄存器、總線、狀態等信息,可及時發現錯誤。用戶可在CPU的跟蹤回收邏輯里,自己選擇所要看的信息。
3)目標CPU可透明使用PC機的各種外部設備,在連續運行時可通過雙機(主機與目標CPU)通訊(中斷IO方式),輸入實驗計算機所需要的數據,顯示運行數據、結果與狀態。
4) 對數字邏輯或其它系統實驗(包括計算機組成原理與結構部件實驗)時,用debug的讀寫存貯菜單,可對CPU/IP Core的FPGA的專-用空間所設計的寄存器進行其輸入數據和參數設置以及讀出目標輸出信息。
4、遠程設計
1) 操作者可以通過網絡的XP遠程桌面進行設計實驗,操作類同,效果一致。
二、實驗課程項目
A、《計算機組成原理》與《CPU設計與測試》
① CPU各部件設計實驗
1、譯碼器
2、簡單指令部件(硬布線控制)
3、16位運算器
4、存貯器(用FPGA內SRAM)
5、FIFO先出存儲器
6、8位累加器、雙端口8×4累加器
7、16位電位型移位邏輯
8、8級嵌套堆棧
9、程序計數器
10、時序邏輯
11、3態總線等
② CPU設計實驗
1、自定義8位指令系統CPU,指令形式:RISC、CISC、MISC;
2、16位指令8086/86兼容CPU,16-40條或全指令集;
3、MIPS的12-16條、32位簡化兼容CPU。
③ CPU設計(配套提供教師講課內容、實驗文件PPT、學生作業內容和要求、設計參考等整套文檔)
1、LC-3 結構CPU設計流程實驗。
2、LC-3 結構并行流水設計實驗。
B、《數字邏輯》
計數器、數碼管譯碼電路、全加器、分頻與系列波、4位數據漢明校驗、簡化串行通訊等。
C、《計算機結構》
① 多CPU、共享存貯器、雙機(M、S)通訊、浮點運算器等設計驗證,外加CPU總線擴張板可做橋路、總線轉換、存貯管理和控制部件、外設總體結構等實驗。
② 外圍設備接口邏輯設計實驗包括IDE、TFT-LCD、LAN、USB、RS232、LPT等。
③ 系統BIOS和TOS實驗。
D、《硬件描述語言》與《密度可編程器件應用》
VHDL、Verilog、AHD等語言編程設計、仿真與下載驗證實驗。
E、作為科研開發硬件邏輯或IP Core設計或USB設備開發的予驗證和培訓系統
所有實驗目標的設計均使用硬件描述語言Verilog HDL和在系統可編程器件FPGA/CPLD實現。實驗中學生不需要接任何線,于設計與驗證調試。
實驗過程:目標的Verilog HDL邏輯描述 → 編譯通過 → 邏輯模擬仿真(手工、模板)驗證 → 在實驗平臺測試下載目標邏輯和測試程序數據測試驗證。
對FPGAD/CPLD編程下載提供頂層調用目標的詳盡描述模板和引腳配置文件
如果是CPU設計、結構實驗,其提高型還包括C語言編寫的指令仿真機、匯編器或編譯器設計,監控程序、BIOS、Tos操作系統設計(可與其它相關課程的實驗配合進行)。
FPGA設計與編程使用Altera的MAX+PlusII10.2、QuartusII4.1-7.2系統。
三、實驗箱配置表
序號 名稱 說明 數量
1 VV511-M79496實驗主機箱 含詳細技術指標里全部軟硬件 1臺
2 USB下載線 長1.5m 1根
3 方口USB通信線 長1.5m 1根
4 交流電源線1根 長1.5m 1根
5 短路片 30個
6 配套實驗教材 《CPU設計與測試》
《計算機原理與CPU設計實驗指導》 1套



留言詢價

留言框

  • 產品:

  • 您的單位:

  • 您的姓名:

  • 聯系電話:

  • 常用郵箱:

  • 省份:

  • 詳細地址:

  • 補充說明:

  • 驗證碼:

    請輸入計算結果(填寫阿拉伯數字),如:三加四=7
技術支持:環保在線   sitemap.xml   管理登陸
© 2025 版權所有:北京海富達科技有限公司;備案號:京ICP備17068766號-6




久久精品中文| 99自拍视频| 中文字幕在线免费视频| 毛片网站在线观看| 国产一区二区视频在线观看| 成av人| h片在线| 欧美日韩在线视频| 久久久久久高清毛片一级| 天天日天天搞| 一区二区三区日韩| 日本一区免费| 一区二区三区免费在线观看| 91五月天| 国产婷婷色一区二区三区| 免费色色网站| 黄色三级片视频| 麻豆成人精品国产免费| AV天堂亚洲| 九九国产| 精品偷拍视频| 高清无码网站| 亚洲无码视频在线| 91在线无码精品| 狠狠影院| 中文字幕在线观看免费| AV天天操| 91九色视频| 成人做爰视频WWW| 日本a在线| 亚洲熟女少妇| 黑人巨大精品欧美| 麻豆精品一区二区三区| 国产精品一区二区三区四区| 亚洲国产区| 熟女导航| 久草人妻| 无码人妻精品一区二区三区蜜桃91| 国产精品免费观看| 在线观看黄色av| 欧美二区三区|